在线观看av毛片亚洲_伊人久久大香线蕉成人综合网_一级片黄色视频播放_日韩免费86av网址_亚洲av理论在线电影网_一区二区国产免费高清在线观看视频_亚洲国产精品久久99人人更爽_精品少妇人妻久久免费

首頁 > 文章中心 > 集成電路版圖設(shè)計

集成電路版圖設(shè)計

前言:想要寫出一篇令人眼前一亮的文章嗎?我們特意為您整理了5篇集成電路版圖設(shè)計范文,相信會為您的寫作帶來幫助,發(fā)現(xiàn)更多的寫作思路和靈感。

集成電路版圖設(shè)計

集成電路版圖設(shè)計范文第1篇

關(guān)鍵詞:數(shù)字;模擬;集成電路;版圖設(shè)計;人工處理;程序化處理

隨著集成電路技術(shù)的進(jìn)步,晶體管尺寸越來越小。對于很多經(jīng)過晶圓片驗證的產(chǎn)品,需要通過版圖等比例縮小,直接用于更小的工藝平臺,不用重新設(shè)計版圖,就可以流片,從而獲得高集成度的效果,極大地提高了效率,節(jié)省了成本。而一個數(shù)?;旌袭a(chǎn)品中包含數(shù)字部分和模擬部分,對于數(shù)字 IP,尤其是標(biāo)準(zhǔn)單元, 用于更小工藝平臺的時候,可以直接采用版圖等比例縮小的方式;而對于一些模擬IP來說,應(yīng)用于更小工藝平臺的時候,為了保持性能的最優(yōu)化,需要保持原驗證的同等條件;而對于工藝的臨界尺寸(Critical Dimension, CD)來說,希望整個產(chǎn)品的接觸孔的寬度是一致的。對于這樣一個產(chǎn)品多種漲縮,部分還需要層次之間布爾操作的需求,本文提供一種完善的自動化流程方案來解決這種版圖特殊漲縮的方法,可以程序化地批處理所有需要漲縮的版圖數(shù)據(jù)。

1 客戶項目漲縮需求概述

華潤上華0.18 μm工藝線有3個差異不大的平臺―0.18 μm, 0.162 μm ,0.153 μm??蛻舻漠a(chǎn)品很多已經(jīng)在0.18 μm工藝平臺驗證過,為了增加單片晶圓片上的管芯的數(shù)量,提高利潤空間,客戶會直接把0.18 μm工藝平臺驗證過的產(chǎn)品等比例縮小到0.162 μm或者0.153 μm的兩個工藝平臺進(jìn)行重新流片。而數(shù)字IP可以直接等比例縮小,但是模擬IP希望能直接用0.18 μm工藝平臺設(shè)計方案,這兩種IP類型共存于一個數(shù)模混合產(chǎn)品中,需要分別對這兩種IP進(jìn)行不同的操作,而且由于工藝要求需要,某些版圖層次需要進(jìn)行其他特殊的處理。

圖1是數(shù)?;旌系暮喕疽鈭D,包含了數(shù)字IP和模擬IP??蛻粜枨笥袃蓚€要求:(1)模擬IP尺寸保持不變,數(shù)字IP尺寸縮小到原始的0.9倍;(2)整個產(chǎn)品的接觸孔的寬度保持原始的0.22 μm。

2 人工漲縮技術(shù)操作方式

傳統(tǒng)的操作技術(shù)中,大部分需要靠人工干涉和人工畫圖來實(shí)現(xiàn),效率很低,下面簡述一下傳統(tǒng)人工操作技術(shù)方案:

(1)在圖1的版圖EDA工具窗口菜單中,調(diào)用圖2版圖屬性對話框,通過修改其參數(shù)選項Magnification等于0.9,把數(shù)字IP縮小到原始的0.9倍。

(2)這種修改的方式會導(dǎo)致版圖層次之間出現(xiàn)0.001 μm的gap(空隙),如圖3所示,金屬層出現(xiàn)的gap圖形;這種0.001 μm的gap會出現(xiàn)在很多不同分層結(jié)構(gòu)的連接層次之間。

(3)人工修補(bǔ)版圖,首先要把所有出現(xiàn)gap的圖形一一填充好,然后把模擬IP和數(shù)字IP之間的連接金屬線的位置分別調(diào)整好。

(4)因為原始接觸孔寬度等于0.22 μm,如圖4所示,而縮小到0.9倍以后數(shù)字 IP部分的接觸孔寬度等于0.198 μm;為了保持全芯片的接觸孔寬度一致,必須人工的把數(shù)字 IP內(nèi)部的接觸孔寬度修改為0.22 μm。

每一個數(shù)模產(chǎn)品都是非常巨大的,包含的contact的數(shù)量是數(shù)以萬計的,模擬IP和數(shù)字IP連線也都是非常復(fù)雜的,而且要從底層單元開始修改,單靠這種傳統(tǒng)的人工修改,工作量是超負(fù)荷的,從而使客戶產(chǎn)品直接shrink的效率就大大降低,影響到客戶產(chǎn)品的上市時間。

3 程序化處理漲縮技術(shù)

3.1 程序化漲縮技術(shù)原理

針對傳統(tǒng)方案的缺點(diǎn),結(jié)合我們客戶需求,同時更多的是依賴個人技術(shù)經(jīng)驗,發(fā)明了一種自動化批處理,人工干預(yù)少的技術(shù)方案,從而大大提高了客戶產(chǎn)品漲縮的效率。核心技術(shù)方案是采用EDA工具calibre drc語言,編寫漲縮程序,再運(yùn)行程序,從而達(dá)到客戶需求。圖5是客戶數(shù)模產(chǎn)品的漲縮批處理流程。

基本原理:整個程序分為漲大(enlarge)和整體縮小(shrink )兩個過程。IP漲大以后,會把相關(guān)的接觸孔的寬度恢復(fù)到0.22 μm,然后把漲大后的IP重新整合在原始的版圖中,最后把整合好的數(shù)據(jù)進(jìn)行整體shrink,從而達(dá)到版圖等比例縮小的目的。

3.2 批處理程序的結(jié)構(gòu)

根據(jù)圖5的客戶需求原理,我們用calibre語言需要編寫了兩個程序,一個是enlarge程序,一個是shrink程序,兩者程序架構(gòu)大體相同。程序架構(gòu)包含以下幾個方面。

(1)Specification Statement(規(guī)范說明):定義版圖數(shù)據(jù)基本信息和需要的功能選項。

(2)Input Layers Statement(輸入層次說明):把版圖數(shù)據(jù)的所有輸入層次信息定義出來。

(3)Layer Operations(版圖層次運(yùn)算):根據(jù)項目要求,進(jìn)行所有層次之間的布爾運(yùn)算。

(4)Output New Layer(輸出新的版圖層次):把最終完成各種處理的版圖數(shù)據(jù)輸出。

通過上面3個語句,就可以把版圖Metal1層次的gap修補(bǔ),以此類推,所有需要修改gap的版圖層次都可以按照此語法命令結(jié)構(gòu)來完成。

整體shrink的程序和enlarge的程序結(jié)構(gòu)相同,在shrink程序中可以把客戶所有層次之間的布爾運(yùn)算需求,通過命令語句執(zhí)行,從而完成客戶數(shù)據(jù)光罩層次的輸出。其中的shrink選項,只需要在程序的規(guī)范說明里面來定義即可,命令行如下:DRC MAGNIFY RESULTS 0.9,即可完成shrink 90%的功能任務(wù),如果定義DRC MAGNIFY RESULTS 0.85,即可完成shrink 85%的功能需求。

3.4 q縮程序的執(zhí)行

編寫完程序以后,把版圖數(shù)據(jù)等比例縮小的任務(wù)就可以按照步驟執(zhí)行,首先運(yùn)行enlarge(漲大)程序,然后運(yùn)行shrink(縮?。┏绦?。步驟如下:

(1)在enlarge程序里面定義要漲大的版圖數(shù)據(jù)的gds;運(yùn)行enlarge程序:caliberCdrc Chier enlarge程序。

(2)把前兩步運(yùn)行出來的版圖數(shù)據(jù),放入原始的版圖gds中,修補(bǔ)接口連線;在shrink程序里面把第(3)輸出的版圖數(shù)據(jù)定義進(jìn)入;運(yùn)行shrink程序:calibre Cdrc Chier shrink程序。

(3)通過這幾個步驟,我們就可以把版圖等比例縮小,同時還維持了模擬IP的原始狀態(tài)。

(4)程序運(yùn)行出來的版圖,我們就可以直接拿到工藝廠流片。

集成電路版圖設(shè)計范文第2篇

【關(guān)鍵詞】集成電路;EDA;項目化

0 前言

21世紀(jì)是信息時代,信息社會的快速發(fā)展對集成電路設(shè)計人才的需求激增。我國高校開設(shè)集成電路設(shè)計課程的相關(guān)專業(yè),每年畢業(yè)的人數(shù)遠(yuǎn)遠(yuǎn)滿足不了市場的需求,因此加大相關(guān)專業(yè)人才的培養(yǎng)力度是各大高校的當(dāng)務(wù)之急。針對這種市場需求,我校電子信息工程專業(yè)電子方向致力于培養(yǎng)基礎(chǔ)知識扎實(shí),工程實(shí)踐動手能力強(qiáng)的集成電路設(shè)計人才[1]。

針對集成電路設(shè)計課程體系,進(jìn)行課程教學(xué)改革。教學(xué)改革的核心是教學(xué)課程體系的改革,包括理論教學(xué)內(nèi)容改革和實(shí)踐教學(xué)環(huán)節(jié)改革,旨在改進(jìn)教學(xué)方法,提高教學(xué)質(zhì)量,現(xiàn)已做了大量的實(shí)際工作,取得了一定的教學(xué)成效。改革以集成電路設(shè)計流程為主線,通過對主流集成電路開發(fā)工具Tanner Pro EDA設(shè)計工具的學(xué)習(xí)和使用,讓學(xué)生掌握現(xiàn)代設(shè)計思想和方法,理論與實(shí)踐并重,熟悉從系統(tǒng)建模到芯片版圖設(shè)計的全過程,培養(yǎng)學(xué)生具備從簡單的電路設(shè)計到復(fù)雜電子系統(tǒng)設(shè)計的能力,具備進(jìn)行集成電路設(shè)計的基本專業(yè)知識和技能。

1 理論教學(xué)內(nèi)容的改革

集成電路設(shè)計課程的主要內(nèi)容包括半導(dǎo)體材料、半導(dǎo)體制造工藝、半導(dǎo)體器件原理、模擬電路設(shè)計、數(shù)字電路設(shè)計、版圖設(shè)計及Tanner EDA工具等內(nèi)容,涉及到集成電路從選材到制造的不同階段。傳統(tǒng)的理論課程教學(xué)方式,以教師講解為主,板書教學(xué),但由于課程所具有的獨(dú)特性,在介紹半導(dǎo)體材料和半導(dǎo)體工藝時,主要靠教師的描述,不直觀形象,因此引進(jìn)計算機(jī)輔助教學(xué)。計算機(jī)輔助教學(xué)是對傳統(tǒng)教學(xué)的補(bǔ)充和完善,以多媒體教學(xué)為主,結(jié)合板書教學(xué),以圖片形式展現(xiàn)各種形態(tài)的半導(dǎo)體材料,以動畫的形式播放集成電路的制造工藝流程,每一種基本電路結(jié)構(gòu)都給出其典型的版圖照片,使學(xué)生對集成電路建立直觀的感性認(rèn)識,充分激發(fā)教師和學(xué)生在教學(xué)活動中的主動性和互動性,提高教學(xué)效率和教學(xué)質(zhì)量。

2 實(shí)踐教學(xué)內(nèi)容的改革

實(shí)踐教學(xué)的目的是依托主流的集成電路設(shè)計實(shí)驗平臺,讓學(xué)生初步掌握集成電路設(shè)計流程和基本的集成電路設(shè)計能力,為今后走上工作崗位打下堅實(shí)的基礎(chǔ)。傳統(tǒng)的教學(xué)方式是老師提前編好實(shí)驗指導(dǎo)書,學(xué)生按照實(shí)驗指導(dǎo)書的要求,一步步來完成實(shí)驗。傳統(tǒng)的實(shí)驗方式不能很好調(diào)動學(xué)生的積極性,再加上考核方式比較單一,學(xué)生對集成電路設(shè)計的概念和流程比較模糊,為了打破這種局面,實(shí)踐環(huán)節(jié)采用與企業(yè)密切相關(guān)的工程項目來完成。項目化實(shí)踐環(huán)節(jié)可以充分發(fā)揮學(xué)生的主動性,使學(xué)生能夠積極參與到教學(xué)當(dāng)中,從而更好的完成教學(xué)目標(biāo),同時也能夠增強(qiáng)學(xué)生的工程意識和合作意識。

實(shí)踐環(huán)節(jié)選取CMOS帶隙基準(zhǔn)電壓源作為本次實(shí)踐教學(xué)的項目。該項目來源于企業(yè),是數(shù)模轉(zhuǎn)換器和模數(shù)轉(zhuǎn)換器的一個重要的組成模塊。本項目從電路設(shè)計、電路仿真、版圖設(shè)計、版圖驗證等流程對學(xué)生做全面的訓(xùn)練,使學(xué)生對集成電路設(shè)計流程有深刻的認(rèn)識。學(xué)生要理解CMOS帶隙基準(zhǔn)電壓源的原理,參與到整個設(shè)計過程中,對整個電路進(jìn)行仿真測試,驗證其功能的正確性,然后進(jìn)行各個元件的設(shè)計及布局布線,最后對版圖進(jìn)行了規(guī)則檢查和一致性檢查,完成整個電路的版圖設(shè)計和版圖原理圖比對,生成GDS II文件用于后續(xù)流片[2]。

CMOS帶隙基準(zhǔn)電壓源設(shè)計項目可分為四個部分啟動電路、提供偏置電路、運(yùn)算放大器和帶隙基準(zhǔn)的核心電路部分。電路設(shè)計可由以下步驟來完成:

1)子功能塊電路設(shè)計及仿真;

2)整體電路參數(shù)調(diào)整及優(yōu)化;

3)基本元器件NMOS/PMOS的版圖;

4)基本單元與電路的版圖;

5)子功能塊版圖設(shè)計和整體版圖設(shè)計;

6)電路設(shè)計與版圖設(shè)計比對。

在整個項目化教學(xué)過程,參照企業(yè)項目合作模式將學(xué)生分為4個項目小組,每個小組完成一部分電路設(shè)計及版圖設(shè)計,每個小組推選一名專業(yè)能力較強(qiáng)且具有一定組織能力的同學(xué)擔(dān)任組長對小組進(jìn)行管理。這樣做可以在培養(yǎng)學(xué)生設(shè)計能力的同時,加強(qiáng)學(xué)生的團(tuán)隊合作意識。在整個項目設(shè)計過程中,以學(xué)生探索和討論為主,教師起引導(dǎo)作用,給學(xué)生合理的建議,引導(dǎo)學(xué)生找出解決問題的方法。項目完成后,根據(jù)項目實(shí)施情況對學(xué)生進(jìn)行考核,實(shí)現(xiàn)應(yīng)用型人才培養(yǎng)的目標(biāo)。

3 教學(xué)改革效果與創(chuàng)新

理論教學(xué)改革采用計算機(jī)輔助教學(xué),以多媒體教學(xué)為主,結(jié)合板書教學(xué),對集成電路材料和工藝有直觀感性的認(rèn)識,學(xué)生的課堂效率明顯提高,課堂氣氛活躍,師生互動融洽。實(shí)踐環(huán)節(jié)改革通過項目化教學(xué)方式,學(xué)生對該課程的學(xué)習(xí)興趣明顯提高,設(shè)計目標(biāo)明確,在設(shè)計過程中學(xué)會了查找文獻(xiàn)資料,學(xué)會與人交流,溝通的能力也得到提高。同時項目化教學(xué)方式使學(xué)生對集成電路的設(shè)計特點(diǎn)及設(shè)計流程有了整體的認(rèn)識和把握,對元件的版圖設(shè)計流程有了一定的認(rèn)識。學(xué)生已經(jīng)初步掌握了集成電路的設(shè)計方法,但要達(dá)到較高的設(shè)計水平,設(shè)計出性能良好的器件,還需要在以后的工作中不斷總結(jié)經(jīng)驗[3]。

4 存在問題及今后改進(jìn)方向

集成電路設(shè)計課程改革雖然取得了一定的成果,但仍存在一些問題:由于微電子技術(shù)發(fā)展速度很快,最新的行業(yè)技術(shù)在課堂教學(xué)中體現(xiàn)較少;學(xué)生實(shí)踐能力不高,動手能力不強(qiáng)。

針對上述問題,我們提出如下解決方法:

1)在課堂教學(xué)中及時引進(jìn)行業(yè)最新發(fā)展趨勢和(下轉(zhuǎn)第220頁)(上接第235頁)技術(shù),使學(xué)生能夠及時接觸到行業(yè)前沿知識,增加與企業(yè)的合作;

2)加大實(shí)驗室開放力度,建立一個開放的實(shí)驗室供學(xué)生在課余時間自由使用,為學(xué)生提供實(shí)踐機(jī)會,并且鼓勵能力較強(qiáng)的學(xué)生參與到教師研項目當(dāng)中。

【參考文獻(xiàn)】

[1]段吉海.“半導(dǎo)體集成電路”課程建設(shè)與教學(xué)實(shí)踐[J].電氣電子教學(xué)學(xué)報,2007,05(29).

集成電路版圖設(shè)計范文第3篇

關(guān)鍵詞: 電路版圖設(shè)計; 電路分割設(shè)計; 厚膜混合集成電路; 厚膜工藝

中圖分類號: TN710?34 文獻(xiàn)標(biāo)識碼: A 文章編號: 1004?373X(2014)04?0118?03

Circuit layout design based on thick?film process

PU Ya?fang

(Shaanxi HuaJing Microelectronics Co., Ltd, Xi’an 710065, China)

Abstract: The printed circuit board (PCB) technology is applied to circuit design generally. If it is combined with thick?film process, the circuit layout design, in which the complicated connection and many devices are mounted in its limited room, can be implemented. The outstanding advantages of the thick?film hybrid circuit were demonstrated by theoretical analysis of three defferent design schemes of circuit layout design. It is the unique one which can meet the requirement of the circuit design scheme. According to the boundary dimension requirement of the circuit, the circuit performance and device encapsulation mode were considered thoroughly, and the rationality and realizability of the design scheme were validated by reasonable circuit segmenting design and layout design. The outstanding superiority of thick?film process was reflected in the circuit layout design. The difficulty that the conventional methods for circuit layout design could not overcome was solved easily .

Keywords: circuit layout design; circuit segmenting design; thick?film hybrid circuit; thick?film process

0 引 言

隨著電子技術(shù)的飛速發(fā)展,對電子設(shè)備、系統(tǒng)的組裝密度的要求越來越高,對電路功能的集成度、可靠性等都提出了更高的要求。電子產(chǎn)品不斷地小型化、輕量化、多功能化。除了集成電路芯片的集成度越來越高外,電路結(jié)構(gòu)合理的版圖設(shè)計在體積小型化方面也起著舉足輕重的作用。

1 厚膜工藝技術(shù)簡述

厚膜工藝技術(shù)是將導(dǎo)電帶和電阻通過絲網(wǎng)漏印、燒結(jié)到陶瓷基板上的一種工藝技術(shù)[1]。

厚膜混合集成電路是在厚膜工藝技術(shù)的基礎(chǔ)上,將電阻通過激光精調(diào)后,再將貼片元器件或裸芯片裝配到陶瓷基板上的混合集成電路[2]。

厚膜混合集成電路基本工藝流程圖見圖1。

圖1 厚膜工藝流程圖

厚膜工藝與印制板工藝比較見表1。

2 電路版圖設(shè)計

2.1 設(shè)計要求

將電路原理圖(圖2,圖3)平面化設(shè)計在直徑為34 mm的PCB板上(對電路進(jìn)行分析后無需考慮相互干擾),外形尺寸圖見圖4。其中:序列號及電源為需要引出的引腳。

表1 厚膜工藝與印制板工藝比較

圖2 原理圖(1)

圖3 原理圖(2)

圖4 外形尺寸圖

2.2 設(shè)計步驟

2.2.1 分類清點(diǎn)電路中的元器件數(shù)量

分類清點(diǎn)電路中的元器件數(shù)量見表2。

表2 元器件數(shù)量

2.2.2 確定電路設(shè)計方案

根據(jù)電路原理圖,對以下3個方案逐一進(jìn)行分析:

(1) 方案1:在印制板上雙面布線

簡單計算一下各種元器件所占面積:貼片電阻電容:4.8×46=220.8 mm2;貼片二三極管:8.9×5=44.5 mm2;

貼片集成電路:77×3+72=303 mm2;貼片運(yùn)算放大器:33.44×11=367.84 mm2;電 位 器: 38×4=152 mm2;晶振:16 mm2。

元器件的總面積:220.8+44.5+303+367.84+152+16=1 104.14 mm2≈11 cm2。

印制板的可利用面積(單面):3.14×14.52=660.185 mm2≈6.6 cm2。

很顯然,利用雙面布局布線,印制板的面積遠(yuǎn)遠(yuǎn)滿足不了設(shè)計的需要。另外,印制板為圓形,元件布局時面積的利用率更低。所以僅僅利用印制板的面積來進(jìn)行平面化設(shè)計,理論上不可行。

(2) 方案2:印制板上安裝雙列直插式厚膜電路模塊

采用厚膜工藝和印制板工藝相結(jié)合的方法進(jìn)行布局布線。首先將電路原理圖進(jìn)行合理分割,確定要利用厚膜工藝進(jìn)行設(shè)計的那部分電路,剩余部分電路則布線到印制板上。用厚膜工藝的電路,在陶瓷基板上采用雙面布線,組裝貼片元器件,可以增大布線的面積。然而,為了和印制板結(jié)合起來,雙列直插式厚膜電路模塊的引出端數(shù)目需求較多,采用最多的引出腳數(shù)量,也滿足不了印制板與厚膜電路電連接的需要。

若采用裸芯片元件進(jìn)行布線,則必須采用金屬全密封封裝。由于金屬外殼的存在,導(dǎo)致基片的面積變得更小,模塊的引出端數(shù)目隨之減少。另外,裸芯片的電路只能采用單面布線,這樣不能滿足元件放置的需要,更不可能實(shí)現(xiàn)布線的需求。

所以該方案也不可行。

(3) 方案3:印制板上安裝2個單列直插式厚膜電路模塊

由方案1和方案2得知:

(1) 必須在印制板上安裝厚膜電路模塊;

(2) 采用2個單列直插式厚膜電路模塊,且均采用雙面布線。

2個單列直插式厚膜電路模塊和1個雙列直插式模塊進(jìn)行比較,雖然引出腳數(shù)目相等,但2個單列直插式電路比1個雙列直插式電路的布線面積增大了1倍。對于圓形的印制板,將2個厚膜電路模塊平行放置在直徑上和與直徑平行的最近位置,就可以保證厚膜電路模塊和印制板之間的過渡線數(shù)目最多,且高度不會超過允許高度。經(jīng)驗證,這樣的布局達(dá)到了厚膜電路模塊和印制板上電路連接的需要,而且所有元件達(dá)到合理放置。

所以,方案3是可行的。

2.2.3 電路版圖設(shè)計過程[3?4]

根據(jù)印制板外形尺寸的要求,2個單列直插式厚膜電路模塊的陶瓷基片分別選用32 mm×16.5 mm×0.8 mm和30 mm×16.5 mm×0.8 mm兩種,根據(jù)電路的工作原理,對2個電路原理圖進(jìn)行合理分割,可調(diào)元器件和大體積元件放置在印制板上,不可調(diào)部分分別放置在兩個陶瓷基片上,經(jīng)過合理布圖,陶瓷基板上PCB圖分別見圖5,圖6。

圖5 厚膜電路1(正面和反面)

圖6 厚膜電路2(正面和反面)

紅色為一次導(dǎo)體,淺綠色為介質(zhì),深藍(lán)色,紅色為一次導(dǎo)體,湖藍(lán)色為介質(zhì),為二次導(dǎo)體,其余顏色為厚膜電阻,紫色為二次導(dǎo)體,其余顏色為厚膜電阻,共有13個引出腳。共有12個引出腳。

將兩個厚膜電路模塊按照厚膜電路的工藝進(jìn)行封裝完成后,作為印制板上的兩個元器件,將其與厚膜電路模塊外的元件在印制板上進(jìn)行布局布線設(shè)計,即可完成整個電路的版圖設(shè)計,并達(dá)到了設(shè)計要求。整個產(chǎn)品的印制板裝配圖見圖7。

圖7中,W1~W4為電位器,X為晶振,J1和J2分別為兩塊單列直插式厚膜電路模塊。C2為片式鉭電容,U7為SO?8集成電路,R*為片電容,其余為引出腳。

圖7 印制板裝配圖

3 結(jié) 語

在電路版圖的設(shè)計過程中,充分考慮到調(diào)試的需要,將需調(diào)試的元件和體積較大的元件放置在印制板上,無需調(diào)試的小體積元件放置在厚膜電路模塊里,使得僅利用印制板難以完成的布圖任務(wù)因巧妙利用厚膜工藝集成而大大縮小了產(chǎn)品的體積,從而實(shí)現(xiàn)了復(fù)雜電路體積小型化的目的,而且使產(chǎn)品美觀,調(diào)試方便。

厚膜技術(shù)從早期應(yīng)用在航空航天、衛(wèi)星通信等領(lǐng)域,發(fā)展到現(xiàn)在的汽車、家用電器、音響設(shè)備等工業(yè)領(lǐng)域,無不說明厚膜工藝技術(shù)有著很好的發(fā)展前景和實(shí)用價值。

參考文獻(xiàn)

[1] 鄭福元,周立飛,虎軒東.厚薄膜混合集成電路:設(shè)計、制造和應(yīng)用[M].北京:科學(xué)出版社,1984.

[2] 呂乃康,樊百昌.厚膜混合集成電路[M].西安:西安交通大學(xué)出版社,1990.

[3] 崔瑋.Protel 99 SE電路原理圖與電路板設(shè)計教程[M].北京:北京海洋出版社,2007.

[4] 黃智偉.印制電路板(PCB)設(shè)計技術(shù)與實(shí)踐[M].北京:中國工業(yè)出版社,2012.

集成電路版圖設(shè)計范文第4篇

 

近年來,我國高等職業(yè)技術(shù)教育發(fā)展迅猛,規(guī)模迅速擴(kuò)大。另一方面,隨著我國社會經(jīng)濟(jì)的快速發(fā)展,企業(yè)對技能型勞動人才的需求大幅增加,對技能型勞動人才的綜合能力亦提出了更高的要求。雖然對高等教育大眾化和社會經(jīng)濟(jì)的發(fā)展作出了突出的貢獻(xiàn),但也帶來了突出的問題。課程體系是一個專業(yè)所設(shè)置的課程相互間的分工與配合,課程體系是否合理直接關(guān)系到培養(yǎng)人才的質(zhì)量。高等學(xué)校課程體系主要反映在基礎(chǔ)課與專業(yè)課、理論課與實(shí)踐課、必修課與選修課之間的比例關(guān)系上。課程改革是高職教學(xué)改革的核心和難點(diǎn)。由于高職開設(shè)微電子技術(shù)專業(yè)的時間較短、學(xué)校較少,形成半導(dǎo)體產(chǎn)業(yè)鏈的區(qū)域還比較少,因此對微電子技術(shù)專業(yè)的人才定位、課程體系等都還不很完善,從而給本專業(yè)的人才培養(yǎng)帶來不確定因素,不利于專業(yè)的發(fā)展,也難以滿足微電子技術(shù)行業(yè)企業(yè)對人才的需求。本文即針對以上問題展開一些有益的探討與實(shí)踐。

 

一、構(gòu)建課程體系的總體思路

 

構(gòu)建微電子技術(shù)專業(yè)課程體系的總體思路是以微電子行業(yè)職業(yè)崗位需求為依據(jù),以素質(zhì)培養(yǎng)為基礎(chǔ),以技術(shù)應(yīng)用能力為核心,構(gòu)建基于工作過程的課程體系。實(shí)施學(xué)院“四環(huán)相扣”的工學(xué)結(jié)合人才培養(yǎng)模式,將“能力標(biāo)準(zhǔn)、模塊課程、工學(xué)交替、職場鑒定”的四個環(huán)節(jié)完整統(tǒng)一,環(huán)環(huán)相扣,充分體現(xiàn)了高職教育工學(xué)結(jié)合的人才培養(yǎng)思想,努力為社會培養(yǎng)優(yōu)秀高端技能型人才。

 

1.基于工作過程的課程體系的理論基礎(chǔ)?;诠ぷ鬟^程的課程體系的理論基礎(chǔ),主要從德國“雙元制”職業(yè)教育學(xué)習(xí)論和教學(xué)論的角度闡述構(gòu)建基于工作過程的課程體系的理論依據(jù)。工作過程系統(tǒng)化的課程體系必須針對職業(yè)崗位進(jìn)行分析,整理出具體的、能夠涵蓋職業(yè)崗位全部工作任務(wù)的若干典型工作過程,按照人的職業(yè)能力的形成規(guī)律進(jìn)行序列化,從中找出符合職業(yè)崗位要求的技術(shù)知識和破譯出隱性的工作過程知識,并以工作任務(wù)為核心,組織技術(shù)知識和工作過程知識[2]。通過完全打破原有學(xué)科體系,按照企業(yè)實(shí)際的工作任務(wù)、工作過程和工作情境組織課程,形成圍繞工作過程的新型教學(xué)項目的“綜合性”課程開發(fā)。

 

2.行業(yè)、企業(yè)等用人單位調(diào)研。通過調(diào)研國內(nèi)(“成渝經(jīng)濟(jì)區(qū)”為主)微電子技術(shù)行業(yè)、企業(yè)等用人需求和要求,了解現(xiàn)有高職微電子技術(shù)專業(yè)學(xué)生就業(yè)情況、用人單位反饋意見及人才供需中存在的問題。電子信息產(chǎn)業(yè)是重慶市國民經(jīng)濟(jì)的第一支柱產(chǎn)業(yè)。重慶市“十二五”規(guī)劃建議提出,培育發(fā)展戰(zhàn)略性新興產(chǎn)業(yè)。把新一代信息產(chǎn)業(yè)建設(shè)為重要支柱產(chǎn)業(yè),建設(shè)全球最大的筆記本電腦加工基地、建設(shè)通信設(shè)備、高性能集成電路、光伏組件及系統(tǒng)、新材料等重點(diǎn)產(chǎn)業(yè)鏈(集群),建成國家重要的戰(zhàn)略性新興產(chǎn)業(yè)基地。以集成電路產(chǎn)業(yè)的重點(diǎn)項目為牽引,建成包括芯片制造、封裝、測試、模擬及混合集成電路設(shè)計和制造等項目的產(chǎn)業(yè)集群,形成較為完善的集成電路產(chǎn)業(yè)鏈;四川電子信息產(chǎn)業(yè)未來5年將邁萬億元,成渝經(jīng)濟(jì)區(qū)將打造成西部集成電路的產(chǎn)業(yè)高地。隨著惠普、富士康、英業(yè)達(dá)、廣達(dá)集團(tuán)等世界級的IT巨頭進(jìn)入成渝,未來幾年IT人才需求在20萬以上,而現(xiàn)在成渝地區(qū)每年培養(yǎng)的相關(guān)人才不過2萬人左右,遠(yuǎn)遠(yuǎn)不能滿足社會需求。市場需求的調(diào)查表明,近年來成渝地區(qū)IC制造、IC封裝及測試、IC版圖設(shè)計等崗位的微電子技術(shù)應(yīng)用型人才緊缺。同時調(diào)研表明半導(dǎo)體行業(yè)企業(yè)卻難以招到滿意的人才,學(xué)生在校學(xué)非所用,用非所學(xué),實(shí)踐動手能力、社會適應(yīng)能力、責(zé)任意識、職業(yè)素養(yǎng)難以滿足企業(yè)要求。

 

3.形成專業(yè)定位,確定培養(yǎng)目標(biāo)。根據(jù)存在的問題及半導(dǎo)體產(chǎn)業(yè)鏈過程:集成電路設(shè)計裸芯片精細(xì)加工封裝測試芯片應(yīng)用PCB設(shè)計制造,充分掌握現(xiàn)有微電子技術(shù)專業(yè)課程體系建設(shè)的基礎(chǔ)及存在的問題,形成重慶電子工程職業(yè)學(xué)院微電子技術(shù)專業(yè)定位,確定培養(yǎng)目標(biāo):培養(yǎng)德、智、體、美全面發(fā)展;掌握微電子技術(shù)專業(yè)領(lǐng)域必備的基礎(chǔ)知識、專業(yè)知識;有較強(qiáng)的崗位職業(yè)技能和職業(yè)能力;面向集成電路設(shè)計、芯片制造及其相關(guān)電子行業(yè)企業(yè),滿足生產(chǎn)、建設(shè)、服務(wù)和管理第一線的優(yōu)秀高端技能型專門人才。畢業(yè)生應(yīng)該既掌握微電子方面的基本技術(shù),又具有很強(qiáng)的實(shí)際操作能力。具體可從事崗位:集成電路版圖設(shè)計;半導(dǎo)體器件制造;IC制造、測試、封裝;電子工藝(半導(dǎo)體)設(shè)備運(yùn)行、維護(hù)與管理;簡單電子產(chǎn)品的設(shè)計與開發(fā);電子產(chǎn)品的銷售與售后服務(wù),并為技術(shù)負(fù)責(zé)人、項目經(jīng)理等后續(xù)提升崗位奠定良好基礎(chǔ)。

 

二、構(gòu)建基于工作過程的學(xué)習(xí)領(lǐng)域課程體系

 

對專業(yè)核心課程的構(gòu)建采用“微電子行業(yè)專家確定典型工作任務(wù)學(xué)校專家歸并行動領(lǐng)域微電子行業(yè)專家論證行動領(lǐng)域?qū)W校專家開發(fā)學(xué)習(xí)領(lǐng)域校企專家論證課程體系”的“五步工作機(jī)制”,實(shí)現(xiàn)校企專家共同參與課程體系設(shè)計。通過工作任務(wù)歸并法,實(shí)現(xiàn)典型工作任務(wù)到行動領(lǐng)域轉(zhuǎn)換,通過工作過程分析法,實(shí)現(xiàn)從行動領(lǐng)域到學(xué)習(xí)領(lǐng)域轉(zhuǎn)換,通過工作任務(wù)還原法,實(shí)現(xiàn)從學(xué)習(xí)領(lǐng)域到學(xué)習(xí)情境轉(zhuǎn)換的“三階段分析法”,構(gòu)建基于工作過程的微電子技術(shù)專業(yè)課程體系和教學(xué)內(nèi)容,獲得人才培養(yǎng)目標(biāo)、課程體系、課程教學(xué)方案“三項主要成果”。即“533”課程設(shè)計方法。

 

1.確定典型工作任務(wù)。所謂典型工作任務(wù)是指一個復(fù)雜的職業(yè)活動中具有結(jié)構(gòu)完整的工作過程,它是職業(yè)工作中同類工作任務(wù)的歸類,能表現(xiàn)出職業(yè)工作的內(nèi)容和形式,并具有該職業(yè)的典型意義。我院召集企業(yè)專家和工作在一線的工程師、技術(shù)員,與學(xué)院的微電子技術(shù)專業(yè)教師一起,召開課程開發(fā)座談會,進(jìn)行微電子技術(shù)課程體系開發(fā):以“集成電路(版圖)設(shè)計晶圓制造封裝測試表面貼裝”工作過程為主線,與行業(yè)企業(yè)一線技術(shù)骨干、專家解析微電子技術(shù)專業(yè)崗位中版圖設(shè)計師、半導(dǎo)體芯片制造工、IC測試助理工程師、SMT工程師、FPGA助理工程師等典型崗位,得出行動領(lǐng)域所具有的專業(yè)素質(zhì)、知識與能力。

 

2.確定行動領(lǐng)域。工作過程系統(tǒng)化課程是按照工作過程要求序化知識、能力和素質(zhì),是以工作過程為參照物,將陳述性知識與過程知識整合、理論知識與實(shí)踐知識整合,在陳述性知識總量沒有變化的情況下,增加經(jīng)驗以及策略方面的“過程性知識”[3]。對典型工作任務(wù)進(jìn)行歸納,確定行動領(lǐng)域。將本專業(yè)52個典型工作任務(wù)歸納為6個行動領(lǐng)域,即集成電路版圖設(shè)計、晶圓制造、集成電路芯片制造技術(shù)、芯片封裝、芯片測試、SMT技術(shù)。

 

3.將行動領(lǐng)域轉(zhuǎn)化成學(xué)習(xí)領(lǐng)域。對完成典型工作任務(wù)必須具備的基本職業(yè)能力(包括社會能力、方法能力、專業(yè)能力)進(jìn)行分析。通過歸納形成專業(yè)職業(yè)能力一覽表。這些職業(yè)能力就是學(xué)習(xí)領(lǐng)域(即課程)中學(xué)習(xí)目標(biāo)制定的依據(jù)。打破原有16門專業(yè)理論課程和9門實(shí)踐課程組成的課程體系,按照以工作過程為導(dǎo)向,進(jìn)行課程的解構(gòu)與重構(gòu),將6個行動領(lǐng)域轉(zhuǎn)換為9個學(xué)習(xí)領(lǐng)域,即集成電路版圖設(shè)計、集成電路芯片制造技術(shù)、微電子封裝與測試、表面貼裝工藝與實(shí)施、電子線路板實(shí)用技術(shù)、電子測量儀器使用與維護(hù)、C語言、單片機(jī)應(yīng)用技術(shù)、FPGA應(yīng)用技術(shù)及實(shí)踐。根據(jù)微電子技術(shù)專業(yè)崗位群的職業(yè)能力和工作過程要求,重新構(gòu)建基于工作過程的課程體系。第一、二學(xué)期:電路分析、電子技術(shù)等基礎(chǔ)課程;第三、四、五學(xué)期:集成電路制造技術(shù)、電子測量儀器使用與維護(hù)、FPGA應(yīng)用開發(fā)實(shí)用技術(shù)、微電子封裝與測試、 SMT技術(shù)、集成電路版圖設(shè)計等專業(yè)核心課程。

 

4.形成學(xué)習(xí)情境模式。學(xué)習(xí)情境是實(shí)施基于工作過程系統(tǒng)化的行動導(dǎo)向課程的教學(xué)設(shè)計,由教師根據(jù)學(xué)校教學(xué)計劃,結(jié)合學(xué)校的教學(xué)設(shè)施條件、教師執(zhí)教能力和專長,由教師按照“資訊、計劃、決策、實(shí)施、檢查、評估”的行動方式來組織教學(xué),從而促進(jìn)學(xué)生對職業(yè)實(shí)踐的整體性把握[4]。微電子技術(shù)專業(yè)核心課程形成的學(xué)習(xí)情境模式為:①集成電路版圖設(shè)計課程以任務(wù)為載體形成6個學(xué)習(xí)情境:N/PMOS晶體管版圖設(shè)計、反相器、與非門、或非門版圖設(shè)計、觸發(fā)器版圖設(shè)計、電壓取樣電路版圖設(shè)計、比較器版圖設(shè)計、DC-DC版圖設(shè)計;②集成電路芯片制造技術(shù)課程以設(shè)備為載體形成8個學(xué)習(xí)情境:集成電路芯片制造技術(shù)工藝流程、硅晶圓制程、硅晶薄膜制備、氧化工藝、摻雜技術(shù)、光刻工藝、刻蝕工藝、集成電路芯片品檢;③微電子封裝與測試課程以工藝為載體形成4個學(xué)習(xí)情境:DIP封裝、BGA封裝、CSP封裝、MCM封裝;④表面貼裝工藝與實(shí)施課程以工藝流程為載體形成5個學(xué)習(xí)情境:SMT工藝流程的基本認(rèn)知、表面貼裝生產(chǎn)準(zhǔn)備、表面貼裝設(shè)備操作與編程、表面貼裝品質(zhì)控制、SMT生產(chǎn)線運(yùn)行及工藝優(yōu)化5個學(xué)習(xí)情境;⑤電子線路板實(shí)用技術(shù)課程以項目為載體形成3個學(xué)習(xí)情境:單面板的制圖與制板、簡單雙面板的制圖與制板、復(fù)雜雙面板的制圖與制板;⑥電子測量儀器使用與維護(hù)課程以電路設(shè)備為載體形成9個學(xué)習(xí)情境:收音機(jī)元件準(zhǔn)備、收音機(jī)電路測試、收音機(jī)電路工作狀態(tài)檢測、收音機(jī)整機(jī)調(diào)整、收音機(jī)裝調(diào)使用儀器的保養(yǎng)與維護(hù)、電視機(jī)元件檢測、電視機(jī)電路檢測、電視機(jī)的質(zhì)量檢查、電視機(jī)裝調(diào)使用儀器的保養(yǎng)與維護(hù);⑦C語言課程以項目為載體形成6個學(xué)習(xí)情境:編程的基本概念、C語言上機(jī)步驟C語言上機(jī)步驟、算法的概念、基本數(shù)據(jù)類型、結(jié)構(gòu)化程序設(shè)計、函數(shù)的概念;⑧單片機(jī)技術(shù)及應(yīng)用課程以任務(wù)為載體形成6個學(xué)習(xí)情境:“跑馬燈”電路分析與實(shí)踐、單片機(jī)做算術(shù)、邏輯運(yùn)算并顯示、開關(guān)信號狀態(tài)讀取與顯示電路的制作、交通信號燈電路的設(shè)計與制作、產(chǎn)品數(shù)量統(tǒng)計電路的設(shè)計與制作、兩臺單片機(jī)數(shù)據(jù)互傳;⑨FPGA應(yīng)用技術(shù)及實(shí)踐課程以項目為載體形成6個學(xué)習(xí)情境:課程概述、基于QuartusII的原理圖輸入設(shè)計、宏功能模塊應(yīng)用、基于 QuartusII軟件的VHDL文本輸入設(shè)計、VHDL設(shè)計、實(shí)用狀態(tài)機(jī)設(shè)計。

 

三、試點(diǎn)實(shí)施效果分析

 

在教學(xué)實(shí)施上,重點(diǎn)是加強(qiáng)教師執(zhí)教能力:教師在教學(xué)中的角色應(yīng)由主宰者轉(zhuǎn)化為引導(dǎo)者。教師應(yīng)該主動地引導(dǎo)、疏導(dǎo)和指導(dǎo)學(xué)生,學(xué)生可以根據(jù)自己的興趣愛好,在教師的指導(dǎo)下,充分利用各種資源,相互協(xié)作開展對某一問題的學(xué)習(xí)探討,從而獲得新知識,得到探索的體驗及情感,促進(jìn)能力全面發(fā)展。經(jīng)過我院近3年的教學(xué)實(shí)踐,課程教學(xué)效果得到顯著提高,學(xué)生專業(yè)核心能力、崗位適應(yīng)能力、社會能力顯著提高,“雙證書”提高到100%,專業(yè)對口率從原來的48%上升到92%,用人單位滿意度達(dá)90%以上。

 

高職院校在辦學(xué)過程中要形成特色鮮明的高職辦學(xué)模式,課程體系是重要的載體。辦學(xué)特色正是通過課程體系的實(shí)施來實(shí)現(xiàn)的。基于工作過程系統(tǒng)化的課程體系,跟隨產(chǎn)業(yè)的發(fā)展,調(diào)整專業(yè)的課程設(shè)置,符合職業(yè)崗位要求,學(xué)生技能顯著提升,同時結(jié)合我院的辦學(xué)特色,努力探索基于工作過程的高職微電子技術(shù)專業(yè)課程體系的構(gòu)建思路和構(gòu)建策略。

集成電路版圖設(shè)計范文第5篇

【關(guān)鍵詞】集成電路設(shè)計大賽;實(shí)踐;創(chuàng)新

To Training Students’Innovative Ability in the Integrated Circuit Design Competition

HU Xiao-ling,YUAN Ying,LIU Qi

(College of Electronics Information and Control Engineering,Beijing University of Technology,Beijing,100124,China)

Abstract:Scientific and technical competition is an important way to promote scientific and technological innovation activities of college students.It is also an important means to cultivate innovative ability of college students.Based on the analysis of the current situation of Chinese information technology,moreover,the training problems in current high education,it describes the active function of the integrated circuits competition in the development of practical and innovative ability of college students.

Keywords:Integrated Circuit Design Competition;Practice;Innovation

1.引言

集成電路作為信息產(chǎn)業(yè)的基礎(chǔ)和核心,是國民經(jīng)濟(jì)和社會發(fā)展的戰(zhàn)略性產(chǎn)業(yè),是衡量一個國家或地區(qū)現(xiàn)代化程度以及綜合國力的重要標(biāo)志[1]。自2000年以來,在國家政策的大力支持下,我國集成電路產(chǎn)業(yè)得到了長足的發(fā)展。但技術(shù)落后仍然制約著我國集成電路產(chǎn)業(yè)的發(fā)展,因此,如何培養(yǎng)出具有創(chuàng)新精神與實(shí)踐能力的高素質(zhì)設(shè)計人才已經(jīng)成為當(dāng)前高校的一個迫切任務(wù)[2-4]。我校作為“國家集成電路人才培養(yǎng)基地”之一,在集成電路人才培養(yǎng)方面更是肩負(fù)著重要使命。

為了促進(jìn)北京市集成電路產(chǎn)業(yè)發(fā)展需要,進(jìn)一步加強(qiáng)北京市各高校微電子專業(yè)師資隊伍、教學(xué)實(shí)驗室和實(shí)習(xí)實(shí)訓(xùn)基地的建設(shè),為北京集成電路事業(yè)培養(yǎng)出更多的創(chuàng)新性人才,2011年9月18日在北方工業(yè)大學(xué)舉辦了“2011年北京大學(xué)生集成電路設(shè)計大賽”,大賽的主題是“全定制集成電路版圖設(shè)計大賽”。此次大賽由北京電子學(xué)會主辦、北方工業(yè)大學(xué)承辦,大賽的成功舉辦不僅推動了北京市各高校微電子專業(yè)的交流和發(fā)展,同時也為北京市各高校微電子專業(yè)的課程體系改革起到了強(qiáng)有力的推動作用。作為“國家集成電路人才培養(yǎng)基地”,我校一直致力于尋找各種可以為學(xué)生提供工程實(shí)踐的機(jī)會,集成電路設(shè)計大賽無疑為我們提供了一個良好的實(shí)踐平臺,在三個月的準(zhǔn)備過程中,作為參賽學(xué)校的一名指導(dǎo)教師更是深刻感受到此次大賽在學(xué)生實(shí)踐能力和創(chuàng)新能力培養(yǎng)方面所具有的深遠(yuǎn)意義。

2.高校人才創(chuàng)新能力培養(yǎng)現(xiàn)狀

受傳統(tǒng)的教育思想和教育觀念的影響,目前大學(xué)教育基本還是以知識學(xué)習(xí)為主,課堂講授多,實(shí)驗少,綜合應(yīng)用實(shí)驗更少,教學(xué)內(nèi)容也與社會生產(chǎn)及工程應(yīng)用存在一定脫節(jié)。這種教育模式使學(xué)生雖然有較系統(tǒng)的理論基礎(chǔ)和專業(yè)知識,但綜合應(yīng)用所學(xué)知識去分析問題和解決問題的能力仍然不足,“高分低能”的學(xué)生占到了相當(dāng)大的比重。大連民族學(xué)院對本校工科專業(yè)學(xué)生進(jìn)行的問卷調(diào)查顯示,72.4%的學(xué)生能認(rèn)識到創(chuàng)新能力對今后個人發(fā)展的重要性;42%的學(xué)生認(rèn)為把一整天的時間都用于實(shí)驗室而非自習(xí)室有點(diǎn)“浪費(fèi)學(xué)習(xí)時間”,其中女生占到65.6%;80.4%的學(xué)生在學(xué)習(xí)時不會推導(dǎo)教材中的公式、定理,而只是單純的把它們當(dāng)作解題的工具;獲得過國家獎學(xué)金、綜合獎學(xué)金的同學(xué)中僅有25%的同學(xué)取得過創(chuàng)新競賽類的獎項[5]。問卷結(jié)果表明,大多數(shù)學(xué)生已經(jīng)意識到創(chuàng)新在今后個人發(fā)展中具有的重要意義,并且表現(xiàn)出對創(chuàng)新感興趣,但由于目前大多數(shù)高校對創(chuàng)新能力培養(yǎng)缺乏正確的引導(dǎo),大部分同學(xué)仍是將主要精力放在學(xué)習(xí)理論知識上,不能對創(chuàng)新活動投入較多的時間和精力,以至于參與創(chuàng)新活動的同學(xué)不夠多,部分參與進(jìn)去的同學(xué)也不能長期堅持。

3.大賽對學(xué)生創(chuàng)新能力的培養(yǎng)

科技大賽是推動大學(xué)生從事科技創(chuàng)新活動的重要途徑,也是培養(yǎng)學(xué)生科技創(chuàng)新能力的重要手段。同時,在國家重大教改項目“質(zhì)量工程”的建設(shè)內(nèi)容“實(shí)踐教學(xué)與人才培養(yǎng)模式改革創(chuàng)新”中積也極倡導(dǎo)“開展大學(xué)生競賽活動”[6]。

(1)培養(yǎng)了學(xué)生的創(chuàng)新能力

集成電路設(shè)計大賽激發(fā)了學(xué)生對工程實(shí)踐的積極性,增強(qiáng)了理論知識與實(shí)際相結(jié)合的內(nèi)容,為學(xué)生創(chuàng)新能力培養(yǎng)提供了條件。學(xué)生從拿到競賽題目開始,就要獨(dú)立完成電路設(shè)計,單元版圖設(shè)計,電路版圖設(shè)計,仿真直至最終的設(shè)計報告撰寫,在這一系列過程中學(xué)生會不斷遇到新情況,新問題,學(xué)生需要調(diào)動所學(xué)知識,尋找發(fā)現(xiàn)問題并探究解決問題的思路、方法,這實(shí)際就是自主學(xué)習(xí)、不斷探索、不斷創(chuàng)新的過程。生尋找發(fā)現(xiàn)問題并加以探究解決問題的思路、方法上來

(2)提高了學(xué)生的實(shí)踐能力

集成電路設(shè)計大賽要求學(xué)生把集成電路分析與設(shè)計,集成電路CAD,集成電路EDA,半導(dǎo)體器件原理等相關(guān)課程中學(xué)到的全面綜合地加以運(yùn)用,使理論知識與實(shí)踐密切地結(jié)合起來,從而使這些知識得到進(jìn)一步鞏固、深化和發(fā)展。集成電路設(shè)計大賽使學(xué)生在運(yùn)用技術(shù)資料和使用設(shè)計工具方面的基本技能得到一次綜合訓(xùn)練。通過競賽學(xué)生不僅熟練掌握了華大九天EDA設(shè)計工具的使用,并對集成電路設(shè)計流程有了更深刻的認(rèn)識,使學(xué)生設(shè)計能力和解決實(shí)際問題的能力有了長足的進(jìn)步;通過競賽學(xué)生知道從事這一行業(yè)應(yīng)該具有怎樣的知識結(jié)構(gòu),具有怎樣的工程意識,為學(xué)生將來就業(yè)或進(jìn)一步深造奠定了堅實(shí)的基礎(chǔ)。

(3)培養(yǎng)學(xué)生的團(tuán)隊合作意識

集成電路設(shè)計大賽要求3名同學(xué)組成一個參賽團(tuán)隊,在競賽過程中,學(xué)生之間需要良好的溝通,積極配合,以獲取最佳成績。在這個過程中學(xué)生會有意識的改進(jìn)為人處事的方式,以平和的心態(tài)和隊友討論問題,耐心聽取并采納別人建議,并默契的分工合作。競賽對學(xué)生自身的溝通能力和團(tuán)隊協(xié)作精神具有良好的促進(jìn)作用。

4.結(jié)束語

集成電路設(shè)計大賽不僅為微電子專業(yè)的學(xué)生提供了一個提高自己實(shí)踐能力、培養(yǎng)創(chuàng)新精神的平臺,同時通過參賽學(xué)生的知識面也得到了拓展,為今后從事復(fù)雜的工程設(shè)計和科研打下了堅實(shí)的基礎(chǔ)。此外,本屆大賽無疑也為高校教師提供了一個良好的交流學(xué)習(xí)平臺。

參考文獻(xiàn)

[1]集成電路產(chǎn)業(yè)“十一五”專項規(guī)劃.

[2]張興,黃如,張?zhí)炝x,等.北京大學(xué)國家集成電路人才培養(yǎng)基地建設(shè)思路[J].中國集成電路,2004(7):79-82.

[3]韓力,曾祥仁.電氣信息類專業(yè)人才培養(yǎng)模式及教學(xué)內(nèi)容體系改革的研究與實(shí)踐[J].重慶大學(xué)學(xué)報:社會科學(xué)版,2001,7(5):78-79.

[4]黃兆信.大類招生:現(xiàn)代大學(xué)人才培養(yǎng)趨勢[J].中國高教研究,2004,2:41-43.

[5]霍苗,馬國艷,李忠楠.以科技競賽為載體,提高工科大學(xué)生的創(chuàng)新能力[J].價值工程,

2011,18:9.

温宿县| 巴塘县| 汾西县| 田东县| 郁南县| 通海县| 贞丰县| 连州市| 龙泉市| 舒城县| 上虞市| 根河市| 凭祥市| 乡宁县| 陆良县| 那坡县| 杭锦后旗| 舟山市| 闻喜县| 贵港市| 大城县| 磐安县| 西乡县| 女性| 班戈县| 枣阳市| 吉林省| 巨野县| 乌兰浩特市| 贡觉县| 桃园县| 恩平市| 全椒县| 南靖县| 达日县| 九龙城区| 扎赉特旗| 札达县| 永定县| 吐鲁番市| 大英县|